Studienarbeit aus dem Jahr 2024 im Fachbereich Elektrotechnik, Note: 1,7, AKAD University, ehem. AKAD Fachhochschule Stuttgart (Elektro- und Informationstechnik), Veranstaltung: EBS46, Sprache: Deutsch, Abstract: Das Hauptziel dieser Arbeit ist es, den Prozess der Entwicklung einer FSM fur PGAs unter Verwendung der Hardware-Beschreibungssprache VHDL zu demonstrieren. Dabei soll insbesondere auf die Implementierung der FSM mithilfe der Software "e;Intel(R) Quartus(R) II"e; eingegangen werden. In der heutigen digitalen Welt spielen Field Programmable Gate Arrays (FPGAs) eine immer bedeutendere Rolle bei der Realisierung komplexer digitaler Schaltungen. Die flexible Natur von FPGAs ermoglicht es, ma geschneiderte Logikschaltungen fur eine Vielzahl von Anwendungen zu implementieren. Bei der Entwicklung solcher Schaltungen ist die Verwendung von Hardware- Beschreibungssprachen (HDL) wie VHDL von entscheidender Bedeutung, um die gewunschte Funktionalitat zu definieren und zu realisieren. Die Finite State Machine (FSM) ist ein grundlegendes Konzept in der digitalen Schaltungstechnik, das es ermoglicht, den Zustand eines Systems in diskreten Schritten zu modellieren. FSMs finden in vielen Anwendungen Anwendung, darunter Steuerungslogik, Kommunikationsprotokolle und Codierer.